Improved gate signal generation scheme of auxiliary IGBT switches for VDC/2-retained 2τ - Delayed overvoltage suppression method
Conference proceedings article
ผู้เขียน/บรรณาธิการ
กลุ่มสาขาการวิจัยเชิงกลยุทธ์
ไม่พบข้อมูลที่เกี่ยวข้อง
รายละเอียดสำหรับงานพิมพ์
รายชื่อผู้แต่ง: Tongkhundam G., Konghirun M.
ผู้เผยแพร่: Hindawi
ปีที่เผยแพร่ (ค.ศ.): 2008
หน้าแรก: 429
หน้าสุดท้าย: 433
จำนวนหน้า: 5
ISBN: 9781424417186
นอก: 0146-9428
eISSN: 1745-4557
ภาษา: English-Great Britain (EN-GB)
ดูในเว็บของวิทยาศาสตร์ | ดูบนเว็บไซต์ของสำนักพิมพ์ | บทความในเว็บของวิทยาศาสตร์
บทคัดย่อ
The high fast voltage rise (dv/dt) in PWM inverter waveforms cause the over voltage at the motor terminals when using long cables and the repeated overvoltage results in serious damage to the motor insulation and eventually to reduce motor life. The typical passive filter to resolve this problem may be difficult to design for varying cable lengths. In this paper, the half DC-link inverter with improved auxiliary PWM generation is proposed to overcome the disadvantages of using passive filters. The correct the PWM duty cycle at motor terminals is also obtained at motor terminals. This is important to obtain the correct fundamental voltage at motor terminal, especially in low voltage operation (or torque boost region). Simulation and experimental results are shown to validate some of theoretical concept proposed. ฉ2008 IEEE.
คำสำคัญ
ไม่พบข้อมูลที่เกี่ยวข้อง