A balanced differential-pair CMOS CCCII with negative intrinsic resistance
Conference proceedings article
ผู้เขียน/บรรณาธิการ
กลุ่มสาขาการวิจัยเชิงกลยุทธ์
ไม่พบข้อมูลที่เกี่ยวข้อง
รายละเอียดสำหรับงานพิมพ์
รายชื่อผู้แต่ง: Chipipop B., Chaisricharoen R., Sirinaovakul B.
ผู้เผยแพร่: Hindawi
ปีที่เผยแพร่ (ค.ศ.): 2009
ISBN: 9781424437863
นอก: 0146-9428
eISSN: 1745-4557
ภาษา: English-Great Britain (EN-GB)
บทคัดย่อ
A novel structure, based on balanced differential-pair, is proposed to implement the CMOS CCCII with negative intrinsic resistance at port X. HSPICE simulations, based on the AMS's 0.35μ CMOS process, are conducted, which certainly confirm the occurrence of negative resistance. To demonstrate its capability, a two-phase current-mode oscillator is synthesized based on two lossless integrators. As little error in oscillated frequency is observed, the proposed structure earns its place as one of the attractive negative-resistance simulators. © 2009 IEEE.
คำสำคัญ
ไม่พบข้อมูลที่เกี่ยวข้อง