A balanced differential-pair CMOS CCCII with negative intrinsic resistance

Conference proceedings article


ผู้เขียน/บรรณาธิการ


กลุ่มสาขาการวิจัยเชิงกลยุทธ์

ไม่พบข้อมูลที่เกี่ยวข้อง


รายละเอียดสำหรับงานพิมพ์

รายชื่อผู้แต่งChipipop B., Chaisricharoen R., Sirinaovakul B.

ผู้เผยแพร่Hindawi

ปีที่เผยแพร่ (ค.ศ.)2009

ISBN9781424437863

นอก0146-9428

eISSN1745-4557

URLhttps://www.scopus.com/inward/record.uri?eid=2-s2.0-70449470111&doi=10.1109%2fISSCS.2009.5206222&partnerID=40&md5=f0ba3a5e2cf0ebaabf62a2e025ede2ac

ภาษาEnglish-Great Britain (EN-GB)


ดูบนเว็บไซต์ของสำนักพิมพ์


บทคัดย่อ

A novel structure, based on balanced differential-pair, is proposed to implement the CMOS CCCII with negative intrinsic resistance at port X. HSPICE simulations, based on the AMS's 0.35μ CMOS process, are conducted, which certainly confirm the occurrence of negative resistance. To demonstrate its capability, a two-phase current-mode oscillator is synthesized based on two lossless integrators. As little error in oscillated frequency is observed, the proposed structure earns its place as one of the attractive negative-resistance simulators. © 2009 IEEE.


คำสำคัญ

ไม่พบข้อมูลที่เกี่ยวข้อง


อัพเดทล่าสุด 2023-18-10 ถึง 07:40