Crosstalk minimization in VLSI design using signal transition avoidance

Conference proceedings article


ผู้เขียน/บรรณาธิการ


กลุ่มสาขาการวิจัยเชิงกลยุทธ์

ไม่พบข้อมูลที่เกี่ยวข้อง


รายละเอียดสำหรับงานพิมพ์

รายชื่อผู้แต่งTerapasirdsin A., Wattanapongsakorn N.

ผู้เผยแพร่Hindawi

ปีที่เผยแพร่ (ค.ศ.)2010

หน้าแรก911

หน้าสุดท้าย915

จำนวนหน้า5

ISBN9781424470105

นอก0146-9428

eISSN1745-4557

URLhttps://www.scopus.com/inward/record.uri?eid=2-s2.0-78651246520&doi=10.1109%2fISCIT.2010.5665117&partnerID=40&md5=87ec07321479980294e644bad6deecf3

ภาษาEnglish-Great Britain (EN-GB)


ดูบนเว็บไซต์ของสำนักพิมพ์


บทคัดย่อ

Crosstalk appears in various electrical circuits and chip design. This is due to stretches of overlapping wires that produce parasitic coupling between adjacent signal lines. In VLSI design, crosstalk creates a lot of problems. Crosstalk minimization problem is NP complete. This research is to find the solution with minimum crosstalk by using signal transition avoidance technique. We use simulated annealing algorithm to search for the optimal layout pattern. Different generation sequences of a graph give diverse alternatives for horizontal constraint graph of a VLSI channel. The energy function can be designed to take care of crosstalk in the channel. The optimization result, gives the routing solution with minimum crosstalk and minimal total energy. We reduce total energy through capacitance by rearranging wire signal transition. The crosstalk noise model is a proposed concept of effective signal transition consideration. The proposed technique is developed based on a decreasing coupling technique exhibiting a total energy of 6.9% as compared to average energy of all possible patterns. In addition, the result of optimal pattern is 24.4% less than cost of the original layout pattern. ฉ2010 IEEE.


คำสำคัญ

ไม่พบข้อมูลที่เกี่ยวข้อง


อัพเดทล่าสุด 2023-26-09 ถึง 07:35