Trimming lithography part I: The alternative technology for sub-resolution and sub-wavelength patterning
Conference proceedings article
ผู้เขียน/บรรณาธิการ
กลุ่มสาขาการวิจัยเชิงกลยุทธ์
ไม่พบข้อมูลที่เกี่ยวข้อง
รายละเอียดสำหรับงานพิมพ์
รายชื่อผู้แต่ง: Atthi N., Sriklat A., Jeamsaksiri W., Hruanun C., Poyai A., Silapunt R.
ผู้เผยแพร่: Hindawi
ปีที่เผยแพร่ (ค.ศ.): 2011
หน้าแรก: 42
หน้าสุดท้าย: 45
จำนวนหน้า: 4
ISBN: 9781457704246
นอก: 0146-9428
eISSN: 1745-4557
ภาษา: English-Great Britain (EN-GB)
บทคัดย่อ
Lithography is the key technology to scale down a size of integrated circuits that will increase the performance of an electronics device (smaller, faster, cheaper, and low power consumption). There are many lithographic techniques which can produce a nanometer feature size. However, the cost for equipment and mask for those techniques is extremely high. Based on this limitation, this paper introduces an alternative patterning technique called Trimming lithography to produce sub-resolution and sub-wavelength features. The results show that as small as 0.18 μm photoresist linewidth can be produced using the 0.8 μm pattern on a conventional binary mask. The trimming lithography can thus be one of the candidates for future lithography. © 2011 IEEE.
คำสำคัญ
Moore's law, Next generation lithography, Pattern shrinkage, Sub-resolution patterning, Trimming lithography